Таблица
1НАЗНАЧЕНИЕ И МНЕМОНИЧЕСКОЕ ОБОЗНАЧЕНИЯ РАЗРЯДОВ СЛОВА
СОСТОЯНИЯ МИКРОПРОЦЕССОРА КР580ИК80А
БИТ |
МНЕМОНИКА |
ОПРЕДЕЛЕНИЕ ФУНКЦИОНАЛЬНОГО НАЗНАЧЕНИЯ |
D0 |
INTA |
Сигнал подтверждения для запроса прерывания процессора. Высокий уровень сигнала вместе с DBIN используется для передачи кода команды RST или CALL на шину данных контроллером прерывания. |
D1 |
WО |
Низкий уровень показывает, что в текущем машинном цикле будет выполняться операция выдачи данных из процессора в память или порт в/в. При ВЫСОКОМ уровне в текущем цикле будет происходить ввод данных в процессор. |
D2 |
STACK |
Высокий уровень показывает, что в текущем цикле будет происходить обращение к памяти для стека, т.е. на шине адреса выставлено содержимое указателя стека SP. |
D3 |
HLTA |
Сигнал подтверждения состояния останов. |
D4 |
OUT |
высокий уровень показывает, что в текущем цикле будет выполняться вывод данных из процессора командой OUT, т.е. младший байт адреса содержит адрес порта вывода. |
D5 |
M1 |
Высокий уровень показывает, что текущий цикл - это цикл загрузки кода команды в процессор. |
D6 |
INP |
Высокий уровень показывает, что младший байт шины адреса содержит адрес порта ввода и на шину данных следует поместить информацию из этого порта. |
D7 |
MEMR |
Высокий уровень показывает, что шина данных будет использована для чтения данных из памяти. |